Laporan Akhir 1

Laporan Akhir 1
Percobaan 1 Modul 4



1. Jurnal [Kembali]



2. Alat dan bahan [Kembali]


Gambar 2.1 Module D'Lorenzo


Gambar 2.2 Jumper 

  1. Panel DL 2203C
  2. Panel DL 2203D
  3. Panel DL 2203S
  4. Jumper
  5. J-K Flip-Flop (74111)

    6. Gerbang AND

     

7. Power DC



8. Switch (SW-SPDT)



9. LED



3. Rangkaian [Kembali]




4. Prinsip Kerja [Kembali]

Pada rangkaian ini, didapatkan 4 kondisi dengan masing-masing jenis shift register. 
a. SISO (Serial in - Serial Out)
Pada rangkaian ini, input yang masuk melalui satu jalur dan kemudian berpindah dari output pertama ke selanjutnya pada setiap clock. Setelah itu outputnya juga keluar bertahap atau satu per satu pada setiap clock.
 
b. SIPO (Serial in - Paralel Out)
Pada rangkaian ini, inputnya masuk secara bertahap setiap satu clock dan kemudian outputnya keluar serempak dalam satu clock.
 
c. PISO (Paralel in - Serial out) 
Pada Rangkaian ini, inputnya masuk secara serempak ke masing-masing flip-flop dan kemudian keluar secara bertahap atau satu per satu.
 
d. PIPO (Paralel in - Paralel out) 
Pada rangkaian ini, input dan outputnya masuk dan keluar secara bersamaan dalam satu clock. 
 

5. Video Percobaan [Kembali]




6. Analisa [Kembali]

1. Analisa output yang dihasilkan tiap-tiap kondisi!

  • Kondisi 1

Data input didapat dari B1 yang masuk satu per satu dan bergeser ke output setelahnya. Pada kondisi ini, input dan output bergeser satu per satu, maka kondisi ini disebut SISO atau Serial in - Serial out

  • Kondisi 2

Pada kondisi ini, data input didapat dari B1 yang masuk satu per satu atau bertahap. Kemudian output akan keluar bersamaan. Kondisi ini disebut SIPO atau Serial in - Paralel out.

  • Kondisi 3

Data input didapat dari B3-B6 yang masuk secara serempak. Kemudian data akan keluar satu per satu. Keadaan ini disebut PISO atau Paralel in - Serial out.

  • Kondisi 4

Pada kondisi ini, data input didapat dari B3-B6 yang masuk serempak. Kemudian output juga akan keluar serempak. Keadaan ini disebut PIPO atau Paralel in - Paralel out.

2. Jika gerbang AND dihapus dan clock langsung dihubungkan ke flip-flop, bandingkan output!

Output yang dihasilkan sama antara ada gerbang AND dan tidak ada gerbang AND. Kegunaan gerbang AND adalah untuk mengatur inputan clock secara manual.
 

7. Download [Kembali]

Tidak ada komentar:

Posting Komentar

  Bahan Presentasi untuk Mata Kuliah Kimia 2020         OLEH: Apriliya Rahmi Putri 2010953019     Dosen Pengampu : D...