Percobaan 1 Kondisi 1
Buatlah rangkaian seperti gambar percobaan 1 dengan output menjadi 8 bit.
Pada rangkaian ini merupakan rangkaian shift register dengan jenis SISO dengan output 8 bit yang ditampilkan pada logicprobe. Pada rangkaian ini, SW1-SW8 terhubung ke kaki R pada masing-masing flip-flop. Selanjutnya, SW9 terhubung ke salah satu input gerbang AND yang input satunya terhubung ke clock, dan output dari gerbang AND terhubung ke masing-masing inputan clock pada fip-flop. Penggunaan gerbang AND disini memanfaatkan prinsip kerjanya dimana apabila semua inputnya bernilai 1, maka outputnya pasti akan 1. Hal ini akan memudahkan untuk mengatur aktif atau tidaknya inputan clock tersebut. Selanjutnya SW10 terhubung ke input J dan K pada flip-flop, dimana kaki J langsung terhubung ke SW10 dan kaki K terhubung ke gerbang NOT terlebih dahulu. Hal ini bertujuan untuk memberikan variasi terhadap input kaki J dan K.
Rangkaian shift register SISO memiliki satu jalur input dan satu jalur keluaran, dimana proses penyimpanan data sementara dan transfer data terjadi dengan menggeser data setiap satu clock.
Prinsip kerja rangkaian ini yaitu pada SW1-SW8 yang terhubung ke kaki S diberi logika 1, sehingga R yang active low dalam keadaan mati. Begitu pula dengan kaki R setiap flip-flop yang terhubung ke SW11 juga diberi logika 1 agar dalam keadaan tidak aktif. Sehingga, keluaran pada flip-flop hanya dipengaruhi oleh input J-K dan clock. Kemudian SW9 yang terhubung ke gerbang AND diberi logika 1, maka input clock akan aktif. Terakhir, apabila SW10 diberi logika 1, maka J akan aktif dan keluaran pada flip-flop pertama adalah 1 dan akan ditransfer atau bergeser ke output flip-flop selanjutnya pada clock selanjutnya. Sedangkan apabila SW10 diberi logika 0, maka data keluarannya adalah 0 dan akan ditransfer ke keluaran selanjutnya dengan cara bergeser sampai ke data terakhir.
Tidak ada komentar:
Posting Komentar